Por favor, use este identificador para citar o enlazar este ítem:
http://repositoriodigital.ipn.mx/handle/123456789/15014
Título : | A Low-Complexity current-mode WTA circuit based on CMOS Quasi-FG Inverters |
Otros títulos : | Circuito WTA en Modo de Corriente y Baja Complejidad, Basado en Inversores Quasi-FG en CMOS |
Autor : | Molinar Solís, Jesús Ezequiel Sánchez Gaspariano, Luis Abraham García Lozano, Rodolfo Zolá Ponce Ponce, Víctor Ocampo Hidalgo, Juan J. Molina Lozano, Herón Díaz Sánchez, Alejandro |
Palabras clave : | Keywords. Winner-take-all, neural networks, analog circuits. |
Fecha de publicación : | 8-mar-2011 |
Editorial : | Revista Computación y Sistemas; Vol. 14 No. 3 |
Citación : | Revista Computación y Sistemas; Vol. 14 No. 3 |
Citación : | Revista Computación y Sistemas;Vol. 14 No. 3 |
Resumen : | Abstract. In this paper, a low-complexity current-mode Winner-Take-All circuit (WTA) of O(n) complexity with logical outputs is presented. The proposed approach employs a Quasi-FG Inverter as the key element for current integration and the computing of the winning cell. |
URI : | http://www.repositoriodigital.ipn.mx/handle/123456789/15014 |
ISSN : | 1405-5546 |
Aparece en las colecciones: | Revistas |
Ficheros en este ítem:
Fichero | Descripción | Tamaño | Formato | |
---|---|---|---|---|
245_ART. 3_CyS.pdf | 278.11 kB | Adobe PDF | Visualizar/Abrir |
Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.