Por favor, use este identificador para citar o enlazar este ítem:
http://repositoriodigital.ipn.mx/handle/123456789/8647
Registro completo de metadatos
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.author | Hernandez Zavala, Antonio | - |
dc.contributor.author | ... [et al.]. | - |
dc.date.accessioned | 2012-11-29T00:41:18Z | - |
dc.date.available | 2012-11-29T00:41:18Z | - |
dc.date.issued | 2007 | - |
dc.identifier.uri | http://www.repositoriodigital.ipn.mx/handle/123456789/8647 | - |
dc.description | Maestría en Ciencias de la Computación | es |
dc.description.abstract | En este trabajo se introduce un método para modelar circuitos lógicos combinacionales haciendo uso de las funciones lógicas básicas como AND, OR y NOT, mismas que son implementadas con bloques de neuronas simples de tipo McCullough-Pitts. Al concatenar estos bloques básicos, se logra realizar la función lógica requerida. Finalmente, como ejemplo, se presentan un circuito medio sumador, un sumador completo y un comparador binario de cuatro bits. | es |
dc.description.sponsorship | Instituto Politécnico Nacional. CIC | es |
dc.language.iso | es | es |
dc.publisher | Instituto Politécnico Nacional. Centro de Investigación en Computación | es |
dc.subject | Logic circuits - Design and construction | es |
dc.title | Implementacion de sistemas digitales basicos mediante neuronas de tipo McCullough-Pitts | es |
dc.type | Technical Report | es |
dc.description.especialidad | Físico-Matemáticas | es |
dc.description.tipo | es | |
Aparece en las colecciones: | Informes |
Ficheros en este ítem:
Fichero | Descripción | Tamaño | Formato | |
---|---|---|---|---|
Verde119.pdf | 395.73 kB | Adobe PDF | Visualizar/Abrir |
Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.