Por favor, use este identificador para citar o enlazar este ítem: http://repositoriodigital.ipn.mx/handle/123456789/13148
Título : Receptor GPS utilizando Dispositivos FPGA
Autor : M. en C. Sánchez Meraz, Miguel
Dr. Argüelles Cruz, Amadeo José
Ing. Castro Arvizu, Juan Manuel
Palabras clave : GPS
FPGA
Fecha de publicación : 5-dic-2011
Resumen : This paper presents the implementation of a GNSS receiver that process the navigation data contained in the GPS signal. This prototype is based using a FPGA Platformintegrating all modules included in a GPS Receiver that is based in a Software Defined Radio architecture. The implementation of algorithms on FPGAs programmable logic devices has the purpose of develop a receiver with programmable characteristics which can implement other navigation systems without changing hardware devices and instead updating only a few settings within the developed software application.
Descripción : En este trabajo se presenta la implementaci´on de un receptor GNSS que procesa los diferentes datos de navegaci´on contenidos en la se˜nal GPS. Este prototipo se basa en el uso de una plataforma FPGA integrando los diferentes m´odulos de un receptor de se˜nales GPS basado en una arquitectura de Radio Definido por Software. La implementaci´on de los algoritmos sobre dispositivos l´ogicos programables FPGA es para poder tener un receptor con caracter´ısticas programables el cual permita simular otros sistemas de navegaci´on sin necesidad de cambiar dispositivos de hardware sino con solo actualizar algunos par´ametros de configuraci´on dentro de la aplicaci´on de software desarrollada.
URI : http://www.repositoriodigital.ipn.mx/handle/123456789/13148
Aparece en las colecciones: Mediateca

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
TESIS-SEPI-ESIME.pdfReceptor GPS utilizando Dispositivos FPGA4.55 MBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.